DESAIN SKEMATIK ALGORITMA HISTOGRAM UNTUK KEBUTUHAN ANALISIS TEKSTUR CITRA BERBASIS FPGA (Field Programmable Gate Array)

Atit Pertiwi, Sarifuddin Madenda, Sunny Arief Sudiro

Abstract


Makalah ini menyajikan desain skematik algoritma histogram dengan
menggunakan FPGA (Field Programmable Gate Array) untuk analisis tekstur
secara real time. Desain algoritma histogram dibangun oleh komponen digital
decoder dan counter. Secara khusus komponen digital decoder yang
digunakan adalah 8 to 256 decoder yang berfungsi untuk menentukan nilai
derajat keabuan suatu citra dan komponen digital counter 16 bit yang
dirancang khusus untuk menghitung jumlah kejadian kemungkinan munculnya
nilai intensitas derajat keabuan suatu citra yang berkisar antara 0 – 255.
Pemrosesan algoritma secara parallel di dalam FPGA dapat meningkatkan
kecepatan proses dan penggunaan sumberdaya yang lebih efisien. Dengan
performa yang tinggi dapat digunakan dalam aplikasi seperti diagnose medis
dan deteksi target. Pembuatan desain algoritma histogram ini menggunakan
perangkat lunak xilinx ISE 9.2i yang compatible dengan FPGA Spartan 3e.

Full Text:

FULL PAPER